[1]余景华,杨冠鲁,郭亨群.全数字锁相环高频感应加热系统的设计[J].华侨大学学报(自然科学版),2009,30(2):147-150.[doi:10.11830/ISSN.1000-5013.2009.02.0147]
 YU Jing-hua,YANG Guan-lu,GUO Heng-qun.A New Type ADPLL Used in High-Frequency Induction Pyrogenation System[J].Journal of Huaqiao University(Natural Science),2009,30(2):147-150.[doi:10.11830/ISSN.1000-5013.2009.02.0147]
点击复制

全数字锁相环高频感应加热系统的设计()
分享到:

《华侨大学学报(自然科学版)》[ISSN:1000-5013/CN:35-1079/N]

卷:
第30卷
期数:
2009年第2期
页码:
147-150
栏目:
出版日期:
2009-03-20

文章信息/Info

Title:
A New Type ADPLL Used in High-Frequency Induction Pyrogenation System
文章编号:
1000-5013(2009)02-0147-04
作者:
余景华杨冠鲁郭亨群
华侨大学信息科学与工程学院
Author(s):
YU Jing-hua YANG Guan-lu GUO Heng-qun
College of Information Science and Engineering, Huaqiao University, Quanzhou 362021, China
关键词:
现场可编程门阵列 全数字锁相环 感应加热 频率跟踪 比例积分
Keywords:
field programmable gate array all digital phase-locked loop induction pyrogenation frequency follow proportional-integral
分类号:
TM924.5
DOI:
10.11830/ISSN.1000-5013.2009.02.0147
文献标志码:
A
摘要:
为解决感应加热系统中频率跟踪的问题,使感应加热系统始终工作在最佳状态,提出一种新型的全数字锁相环(ADPLL)高频感应加热系统的设计方案.该方案是基于现场可编程门阵列,采用比例积分控制的方法.仿真结果表明,ADPLL能够及时有效地进行频率锁定,具有控制跟踪速度快、精度高、可调性强及捕获频带宽等优点.根据不同谐振频率的对象,可以通过调节1/N分频器的参数N,K模计数模块的参数K和积分模块的计数器n的位数,使得ADPLL工作处在最佳状态.
Abstract:
To solve the question of frequency follow used in induction pyrogenation system and make it work in the optimal condition,a new type all-digital phase-locked loop(ADPLL)induction pyrogenation system was designed.The project bases on field programmable gate array(FPGA) and adopts proportional-integral control.The results of the simulation show that ADPLL can lock the frequency timely and effectively,and it has many advantages such as follow rate rapidness; high precision; strong flexibility and wide-rang frequency width.According to the resonant frequency of the object,the parameters N of 1 /N divider,the parameters K of K-mode counting module and the median n of integral module counter can be adjusted to make ADPLL work in the optimal condition.

参考文献/References:

[1] 周志敏. 逆变电源实用技术 [M]. 北京:中国电力出版社, 2005.
[2] 徐光辉, 程东旭, 黄如. 基于FPGA的嵌入式开发与应用 [M]. 北京:电子工业出版社, 2006.
[3] 周跃庆, 张娟. 一种新型ADPLL在感应加热系统中的应用研究 [J]. 电力电子技术, 2006(2):86-88.doi:10.3969/j.issn.1000-100X.2006.02.033.
[4] 刘庆雪. 串联谐振高频电源逆变控制及调功系统的研究 [D]. 西安:西安理工大学, 2005.
[5] 郑力新. 可编程控制器在电热镦机改造中的应用 [J]. 华侨大学学报(自然科学版), 1994(3):267-269.
[6] 张春雨, 李亚斌, 王琦. 基于FPGA的谐振型逆变器控制电路研究 [J]. 华北电力大学学报, 2006(2):72-76.doi:10.3969/j.issn.1007-2691.2006.02.018.
[7] 张明. Verilog HDL实用教程 [M]. 成都:电子科技大学出版社, 1990.

相似文献/References:

[1]刘一平,叶媲舟,凌朝东.FPGA的可靠时钟设计方案[J].华侨大学学报(自然科学版),2009,30(6):720.[doi:10.11830/ISSN.1000-5013.2009.06.0720]
 LIU Yi-ping,YE Pi-zhou,LING Chao-dong.Reliable Clock Design for FPGA[J].Journal of Huaqiao University(Natural Science),2009,30(2):720.[doi:10.11830/ISSN.1000-5013.2009.06.0720]
[2]陈珑,黄颖坤,罗继亮.FPGA组合逻辑程序的Petri网建模方法[J].华侨大学学报(自然科学版),2015,36(1):29.[doi:10.11830/ISSN.1000-5013.2015.01.0029]
 CHEN Long,HUANG Ying-kun,LUO Ji-liang.Modeling Method for FPGA Combinational Logic Program Based on Petri Net[J].Journal of Huaqiao University(Natural Science),2015,36(2):29.[doi:10.11830/ISSN.1000-5013.2015.01.0029]

备注/Memo

备注/Memo:
国家自然科学基金资助项目(60678053); 福建省自然科学基金资助项目(2006J0168,E0510021)
更新日期/Last Update: 2014-03-23