[1]吴昊,黄华灿.利用FPGA的数字语音系统的设计与实现[J].华侨大学学报(自然科学版),2010,31(6):641-644.[doi:10.11830/ISSN.1000-5013.2010.06.0641]
 WU Hao,HUANG Hua-can.Design and Implementation of a Speech Compression System Based on PFGA[J].Journal of Huaqiao University(Natural Science),2010,31(6):641-644.[doi:10.11830/ISSN.1000-5013.2010.06.0641]
点击复制

利用FPGA的数字语音系统的设计与实现()
分享到:

《华侨大学学报(自然科学版)》[ISSN:1000-5013/CN:35-1079/N]

卷:
第31卷
期数:
2010年第6期
页码:
641-644
栏目:
出版日期:
2010-11-20

文章信息/Info

Title:
Design and Implementation of a Speech Compression System Based on PFGA
文章编号:
1000-5013(2010)06-0641-04
作者:
吴昊黄华灿
华侨大学信息科学与工程学院
Author(s):
WU Hao HUANG Hua-can
College of Information Science and Engineering, Huaqiao University, Quanzhou 362021, China
关键词:
语音压缩 芯片 控制程序 现场可编程门阵列 先进先出存储电路
Keywords:
speech compression chip control program field-programmable gate array first in first out memory circuit
分类号:
TN912.3
DOI:
10.11830/ISSN.1000-5013.2010.06.0641
文献标志码:
A
摘要:
采用基于AMBE算法的专用语音压缩编/解码芯片,设计并实现一种基于FPGA的语音压缩编/解码系统.整个控制程序包括复位及时钟分频程序、发送端控制程序和接收端控制程序3个功能模块,控制程序的接收端和发送端都使用先进先出(FIFO)电路存储器.仿真结果表明,控制程序能够完成相应的功能,符合设计的目的和要求.
Abstract:
Adopting a special speech compression encoder/decoder chip based on AMBE algorithm,this paper designs and implements a FPGA-based speech compression encoding/decoding system.The whole control program include three function modules,those are reset and clock frequency,the transmitter and receiver control program.The receiver and transmitter of control procedures use the FIFO memory circuit.The simulation results show that,the control program can complete the corresponding function,and meet the purposes and requirements of design.

参考文献/References:

[1] RICHARD V C, CANDANCE A K. Speech and language processing for next-millennium communication services [J]. Proceedings of the IEEE, 2000(8):1414-1337.
[2] 褚振勇, 翁木云. FPGA设计与应用 [M]. 西安:西安电子科技大学出版社, 2002.
[3] 王秉钧, 孙学军. 现代通信系统原理 [M]. 北京:国防工业出版社, 2001.
[4] 林顺达, 苏武浔. Mbius变换在模拟通信中的应用与仿真 [J]. 华侨大学学报(自然科学版), 2006(1):108-111.
[5] 侯伯亨, 顾新. VHDL硬件描述语言与数字逻辑电路设计 [M]. 西安:西安电子科技大学出版社, 1999.

相似文献/References:

[1]苏丽英,戴在平.微电脑做为TTL系列集成电路逻辑测试仪的研究[J].华侨大学学报(自然科学版),1987,8(3):346.[doi:10.11830/ISSN.1000-5013.1987.03.0346]
 Su Liying,Dai Zaiping.A Logical Instrument TTL Integrated Circuits Series Based on Microcomputer[J].Journal of Huaqiao University(Natural Science),1987,8(6):346.[doi:10.11830/ISSN.1000-5013.1987.03.0346]

备注/Memo

备注/Memo:
福建省科技计划项目(2006T0006); 福建省泉州市科技计划项目(2006G3)
更新日期/Last Update: 2014-03-23